capacitor 电容 C=Ae/D
if集成,A 减小
如果要得到同样的电容,D 势必减小或介电常数E增大
1。D 减小会引起绝缘层漏电,如用高阻绝缘层成本加大。
2。介电常数E增大,必须用高阻绝缘层,如HfO。成本加大。
so,电容就不能缩小。
为什么却又偏偏安在CPU的周围,每件电路设计都是线路成本与频率的综合考量。过长的排线之间会产生干扰,所以尽量把紧密地部件放在一起。
capacitor 电容 C=Ae/D
if集成,A 减小
如果要得到同样的电容,D 势必减小或介电常数E增大
1。D 减小会引起绝缘层漏电,如用高阻绝缘层成本加大。
2。介电常数E增大,必须用高阻绝缘层,如HfO。成本加大。
so,电容就不能缩小。
为什么却又偏偏安在CPU的周围,每件电路设计都是线路成本与频率的综合考量。过长的排线之间会产生干扰,所以尽量把紧密地部件放在一起。
WENXUECITY.COM does not represent or guarantee the truthfulness, accuracy, or reliability of any of communications posted by other users.
Copyright ©1998-2025 wenxuecity.com All rights reserved. Privacy Statement & Terms of Use & User Privacy Protection Policy