首先,ADC bit和DR要区分

来源: 2012-04-18 13:38:08 [博客] [旧帖] [给我悄悄话] 本文已被阅读:

很多人把记录数位和DR混淆起来了。ADC bit尼康也只有14bit raw,却有14.3档DR。

DR是Full Well(最明亮的饱和点)/Read Noise(最暗部被白噪声湮没前的信号强度)。

过去11,12档DR,用12,14档ADC大家没有confused,但一旦超过了14档DR,却出来个14。3档,肯定就觉得奇怪了。

所以DR是CMOS信号质量性能,ADC位数是信号记录能力。DR这里就超出了记录字长。但要记住即使是raw,tonality也不是一条直斜线,也可以是S性的tonage压缩曲线。

CMOS的模拟信号是逐行读出的,录像的Jello现象就是读出过程画面在动态改变的结果。AD读出线路在像元阵列的每个行列读出时,每条读出线的噪声水平是有起伏的。这就造成纵横读出线的白噪声水平高低不同。这就是banding的来源。

EXMOR解决这个问题的关键就是在读出线路上直接降噪,把进入ADC线路前的模拟信号噪声已经完成一次压抑。这样从模式输入端让信号噪声低了一个数量级。

这个白噪声地板(Read Noise)决定了DR,同时也决定了模拟信号一致性,所以EXMOR才能在提高DR的同时很好地压抑了banding。这是一个同源问题的两种表现而已。